社区导航

 

搜索
查看: 3002|回复: 4

[资料分享] 关于一种测频仪的设计的方法

[复制链接]

12

TA的帖子

0

TA的资源

一粒金砂(高级)

Rank: 3Rank: 3

发表于 2009-2-22 11:32 | 显示全部楼层 |阅读模式
附件里是设计的一个思路,其中   [size=89%][size=75%]n8MHz的晶振分频至0.8Hz,作为闸门信号
[size=89%][size=75%]n闸门信号:占空比为80%,低电平时间为0.25s,高电平时间为1s(闸门)
[size=89%][size=75%]n用选择器的目的在于减少单片机引脚的使用
[size=89%][size=75%]n可每次读取一个显示位所对应的数据
请教高手,这个设计具体应该怎么做?单片机用C语言编写,CPLD该怎么编写?
小弟初次发帖,还请高手指教

此帖出自单片机论坛

设计图.rar

3.67 KB, 下载次数: 29


1628

TA的帖子

0

TA的资源

五彩晶圆(高级)

Rank: 9Rank: 9Rank: 9

发表于 2009-2-23 00:16 | 显示全部楼层

Re: [求助] 关于一种测频仪的设计的方法

现在我有几个问题:

一、Signal的频率高不高??它的频率变化大不大???

二、你要显示的数据要达到多大???6位还是更多???

三、你的选择器是怎么个用法???在这个方框图上表达的不是很清楚。

如果你要显示的数据不是太大,完全可以不要选择器。

评分

1

查看全部评分


回复

使用道具 举报

12

TA的帖子

0

TA的资源

一粒金砂(高级)

Rank: 3Rank: 3

 楼主| 发表于 2009-2-23 13:39 | 显示全部楼层

回复 沙发 huchuan987 的帖子

多谢斑竹的支持,用选择器的目的在于减少单片机引脚的使用,频率测量范围的要求是1Hz-10MHz(输入信号幅度为0.5V-5V)。显示的数据因为要达到10M,所以需要8位显示

回复

使用道具 举报

1848

TA的帖子

0

TA的资源

禁止发言

发表于 2009-2-23 21:13 | 显示全部楼层

Re: [求助] 关于一种测频仪的设计的方法

最好能将你的要求写得详细一点 看了你的框图 还是没能理解
南京璞晓电子   www.cpx0.com需要
msn:njlianjian@hotmail.com

回复

使用道具 举报

12

TA的帖子

0

TA的资源

一粒金砂(高级)

Rank: 3Rank: 3

 楼主| 发表于 2009-2-23 22:24 | 显示全部楼层

回复 4楼 njlianjian 的帖子

多谢斑竹支持,频率测量范围的要求是1Hz-10MHz(输入信号幅度为0.5V-5V)。显示的数据因为要达到10M,所以需要8位显示,误差主要来自闸门时间相对误差。对频率准确度的基本要求为0.1% (f>1000Hz时)。f为10MHz时,频率绝对误差不大于100Hz。f小于1000Hz时,频率绝对误差不大于0.5Hz,要求采用单片机对低频输入信号测频。在一定时间间隔T内测得信号的周期性变化次数为N,则其频率可表示为: f=N/T    ,希望版主给详细点的解答,我刚入门,谢谢啊

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

关闭

站长推荐上一条 /5 下一条

  • 论坛活动 E手掌握

    扫码关注
    EEWORLD 官方微信

  • EE福利  唾手可得

    扫码关注
    EE福利 唾手可得

Archiver|手机版|小黑屋|电子工程世界 ( 京ICP证 060456 )

GMT+8, 2020-2-17 15:01 , Processed in 0.196668 second(s), 21 queries , Gzip On, MemCache On.

快速回复 返回顶部 返回列表