社区导航

 

搜索
查看: 602|回复: 0

[资料分享] 纯干货|最经典的STM32-M3概述!

[复制链接]

233

TA的帖子

0

TA的资源

一粒金砂(中级)

Rank: 2

发表于 2017-8-4 16:03 | 显示全部楼层 |阅读模式
首先,在学习Cortex-M3时,我们必须要知道必要的缩略语。
整理如下:
AMBA:先进单片机总线架构   ADK:AMBA设计套件
AHB:先进高性能总线    AHB-AP:AHB访问端口
APB:先进外设总线    ARM ARM:ARM架构参考手册
ASIC:行业领域专用集成电路    ATB :先进跟踪总线
BE8:字节不变式大端模式    CPI:每条指令的周期数
DAP:调试访问端口    DSP:数字信号处理(器)
DWT:数据观察点及跟踪    ETM:嵌入式跟踪宏单元
FPB:闪存地址重载及断点  FSR:fault状态寄存器
HTM:Core Sight AHB跟踪宏单元
ICE:在线仿真器    IDE:集成开发环境
IRQ:中断请求(通常是外中断请求)
ISA:指令系统架构   ISR:中断服务例程
ITM:仪器化跟踪宏单元      
JTAG:连接点测试行动组(一个关于测试和调试接口的标准)
LR:连接寄存器
LSB:最低有效位
MSB:最高有效位
LSU:加载存储单元
MCU:微控制器单元
MPU:存储器保护单元
MMU:存储器管理单元
MSP:主堆栈指针
NMI:不可屏蔽中断
NVIC:嵌套向量中断控制器
PC:程序计数器
PPB:私有外设总线
同时,还要如下规定:
数值
1. 4''hC , 0x123  都表示16进制数 。
2. #3表示数字3 (e.g., IRQ #3  就是指3号中断) 。
3. #immed_12表示一个12位的立即数 。
4.  寄存器位。通常是表示一个位段的数值,例如 bit[15:12] 表示位序号从15往下数到12,这一段的数值。
寄存器访问类型
1.  R  表示只读
2.  W表示只写
3.  RW  表示可读可写(前3条好像地球人都知道)
4.  R/Wc  表示可读,但是写访问将使之清 0
Cortex-M3芯片简介
1、芯片的基本结构如下图:
file:///C:\Users\郭晓娟\AppData\Local\Temp\ksohtml\wps69FC.tmp.png
2、关于ARMv7的知识--了解
在这个版本中,内核架构首次从单一款式变成3种款式:
款式A:设计用于高性能的“开放应用平台”——越来越接近电脑了
款式R:用于高端的嵌入式系统,尤其是那些带有实时要求的——又要快又要实时。
款式M:用于深度嵌入的,单片机风格的系统中
介绍A:用于高性能的“开放应用平台”,应用在那些需要运行复杂应用程序的处理器。支持大型嵌入式操作系统
R:用于高端的嵌入式系统,要求实时性的
M:用于深度嵌入的、单片机风格的系统中
3、Cortex-M3处理器的舞台
高性能+高代码密度+小硅片面积,使得CM3大面积地成为理想的处理平台,主要应用在以下领域:
1)低成本单片机
2)汽车电子
3)数据通信
4)工业控制
5)消费类电子产品
4、Cortex-M3概览
1)简介     
Cortex-M3是一个 32位处理器内核。内部的数据路径是 32位的,寄存器是 32位的,存储器接口也是 32 位的。CM3 采用了哈佛结构,拥有独立的指令总线和数据总线,可以让取指与数据访问并行不悖。这样一来数据访问不再占用指令总线,从而提升了性能。为实现这个特性, CM3内部含有好几条总线接口,每条都为自己的应用场合优化过,并且它们可以并行工作。但是另一方面,指令总线和数据总线共享同一个存储器空间(一个统一的存储器系统)。     
比较复杂的应用可能需要更多的存储系统功能,为此CM3提供一个可选的MPU,而且在需要的情况下也可以使用外部的 cache。另外在CM3中,Both小端模式和大端模式都是支持的。

此帖出自stm32/stm8论坛

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

关闭

站长推荐上一条 /5 下一条

  • 论坛活动 E手掌握

    扫码关注
    EEWORLD 官方微信

  • EE福利  唾手可得

    扫码关注
    EE福利 唾手可得

Archiver|手机版|小黑屋|电子工程世界 ( 京ICP证 060456 )

GMT+8, 2020-2-20 16:55 , Processed in 0.093103 second(s), 19 queries , Gzip On, MemCache On.

快速回复 返回顶部 返回列表