社区导航

 
快捷导航
  • 首页
  • 论坛
  • 查看新帖
  • 最新回复
  • 社区活动
  • 联系管理员
  • 消灭零回复
  • E金币兑换
  • 干货
搜索
查看: 364|回复: 0

至芯科技FPGA就业培训班 2.0新课程体系

[复制链接]

20

TA的帖子

0

TA的资源

一粒金砂(中级)

Rank: 2

发表于 2017-2-7 09:49:07 | 显示全部楼层 |阅读模式
FPGA就业培训班 2.0新课程体系
◆课程简介
近几年可编程的门阵列(fpga)技术发展迅速,其高度的灵活性,使其在通信、数据处理、网络、仪器、工业控制、军事和航空航天等领域得到越来越广泛的应用。在数字IC设计领域,前端验证工作一般都是用FPGA完成的,因此FPGA工程师也是IC设计公司迫切需要的人才。 FPGA/IC逻辑设计开发已经成为当前最有发展前途的行业之一,特别是熟悉硬件构架的FPGA系统工程师。
业内人士认为,目前FPGA/IC设计行业至少有20-30万的人才缺口,仅北京市场FPGA硬件开发人员的需求就已经超过了3万人,而且还在持续增加。这主要有两方面的原因:一是目前高校的专业设置很少涉及FPGA和IC设计的课程,即使有也是偏重于理论,因此企业很难招聘到实战型人才;二是FPGA和IC设计需要硬件环境和大量的实践来积累经验。如果没有适当的指导,需要走很多弯路。
◆培养目标
系统掌握FPGA开发技术,能够独立胜任FPGA系统硬件设计,逻辑设计,FPGA组合系统设计等方面的工作。
◆就业方向
消费类电子、工业控制、军工企事业、电信/网络/通讯、航空航天、汽车电子、医疗设备、仪器仪表等行业。
◆收入待遇
FPGA相关行业的工程师指导薪金在5-20万元,实际情况会根据企业的性质、所处地区、行业、企业的实际情况及员工的个人能力有所差别,具体以学员与企业签订的劳动合同为准。
◆开课时间
2017年01月11日 2017年02月12日( 北京 武汉 西安 )
◆学时
◆课时:100天 ◆报名赠送: fpga培训教材,FPGA开发软件工具,FPGA实验开发板以及FPGA培训视频教程
◆入学要求
1、计算机、电子、自动化、通信、信息工程等理工类相关专业。
2、大学专科及专科以上学历。
3、不具备以上条件,但从事 2 年以上计算机软硬件开发的技术人员。
4、有就业需求的学员应满足相关企业员工健康要求。
◆就业保障
1、和诸多FPGA公司良好的合作关系。
2、签署FPGA就业保证协议,提供就业保障。
3、国内FPGA泰斗的全力推荐。
◆培训特色
名师督学+工程师指点
项目案例解析+公司实战演练
定制化课程+实际方案解决
提升自信+激励斗志+FPGA生涯规划
◆课程描述
第一阶段 FPGA设计初级工程师
模块一 FPGA设计流程
FPGA设计流程课程主要介绍FPGA工艺结构、特点及FPGA芯片选型策略、原则;
掌握FPGA设计从RTL设计、功能仿真、综合等,直到在fpga开发板上进行下载验证的设计流程;
使学员掌握FPGA设计流程,对FPGA设计有一个宏观认识。
模块二 verilog HDL 基础知识
Verilog HDL 基础知识课程主要让学员掌握Verilog HDL的基本语法,能够进行较简单的RTL设计,同时,建立HDL中逻辑运算符及RTL设计与电路实体的对应关系,深刻理解存储器工作原理及其设计方法,及三态端口控制、双向控制等,为后面的高级编程打好基础。
模块三 FPGA开发环境
FPGA开发环境主要学习FPGA开发工具的使用:modelsim、Debussy仿真调试工具、Synplify pro综合工具及FPGA开发系统quartus的使用方法及技巧,且在Quartus中集成调用Modelsim、Synplify等工具的方法;
完成RTL设计的基础上,完整进行FPGA设计所有流程,掌握FPGA开发板下载、调试的方法和技巧。
第二阶段 FPGA设计高级工程师
模块一 FPGA设计原则与技巧
FPGA设计原则与技巧课程主要讲授FPGA设计的一些原则(面积与速度平衡互换原则、硬件可实现原则及同步设计原则、低功耗设计原则等)及操作技巧(乒乓操作、串并转换、流水线操作及数据同步等),使学员能够将这些原则及技巧应用到实际工程开发中;
本章将讲述加法器、乘法器、乘累加器、减法器及除法器在工程应用中的设计方法,在此基础上让学员完成常系数282" target="_blank" class="relatedlink">fir滤波器设计;还要求学员掌握使用基于IP核的设计方法和流程。
模块二 Verilog高级编码
Verilog高级编码课程主要讲授Verilog HDL流水线设计、同步状态机设计及系统函数、任务调用等高级编码知识,通过序列检测器、eeprom读写器,SPI及RISC CPU等由易至难的实验安排;
强化RTL设计与电路实体的对应关系,及针对FPGA器件的代码优化,使学员逐步掌握独立完成复杂逻辑设计的能力。
这部分实验不仅仅是照抄教材的代码,而是通过训练使学生从项目的角度考虑问题,自行设计完成,可大幅提升学员自我思考的能力。
模块三 系统时序分析及处理系统时序分析及处理
课程旨在让学员充分理解时序分析理论,能够解决在项目开发中所遇到的时序问题;且能够对跨时钟设计做出合理处理;能够精通时序分析工具的使用,使其能够设计出满足时序要求的逻辑电路。
模块四 FPGA设计常用IP模块使用
FPGA设计常用IP模块使用课程主要内容为FPGA设计中常用IP模块的使用(单/双口RAM、DPRAM、fifo、ROM及串行收发器等)的讲授,使学员在充分理解其结构及工作原理、时序的基础上,能够在实际工程开发中精通其使用。
模块五 新型FPGA设计工具使用
新型FPGA设计工具使用课程主要讲授FPGA基于MATLAB、Simulink、dsp Builder等新型设计、验证工具的设计方法及技巧,使学员能够利用这些新型开发工具更好地完成FPGA设计。
第三阶段 FPGA设计系统应用工程师
模块一 基于FPGA的通信接口设计及外围接口设计
FPGA设计应用最为广泛的领域之一为接口互联,基于FPGA的通信接口设计及外围接口设计课程主要让学员掌握外设通信接口的设计方法:在教员演示下完成一种通信接口的设计;
在教员指导下,独立完成其它通信接口设计,包括协议分析、完成设计文档、RTL设计、FPGA芯片选型等流程。(USB2.0,PCI,PCI-e,以太网)
模块二 基于FPGA的图像视频处理
FPGA设计应用最为广泛的领域之一为图像与视频处理,基于FPGA的图像视频处理内容有:图像和视频处理基础知识,使学员能够实现色彩空间变换、VGA控制器、JPEG 编码基础、2D-DCT变换、视频处理体系及图像FIR滤波器设计与实现;视频降噪算法设计与实现,基于FPGA的常用视频处理算法体系结构、边缘检测算法等。
模块三 SOPC设计流程
SoPC系统设计与应用课程使学员熟练掌握参数化库LPM模块的使用; 精通FPGA中锁相环模块及SignalTap的使用;精通SoPCBuilder的使用,能够用niosII软件集成开发环境IDE建立用户程序; 掌握在NiosII系统中融入自己所设计IP的技术。
模块四 sdram和DDR2/DDR3课程
SDRAM的发展历史,L-Bank结构,SDRAM控制器的本地逻辑接口,SDRAM的工作原理,使用FPGA控制SDRAM的算法机模型(控制和数据通道的分离),以及SDRAM的逻辑控制:预充电,刷新,命令,突发,寄存器设置,上电初始化,读/写序列等。
采用美光的器件模型,构成完整的访问控制模块的编码和验证。该课程的目标是:通过学习,学员将能够独立的编写SDRAM和DDR2/DDR3控制器(含DIMM);
能够理解和使用FPGA中关于DDR器件的专用电路;
能够使用和分析FPGA厂家提供的相关IP;
能够了解高速数据传输的必要知识(如随路时钟,复杂的跨时钟域处理)。
模块五 FPGA工程课程
该课程将讲解和实践FPGA从建模到PCB实现的工业过程。具体包括,从需求到FPGA的建模,IO端口电平标准,OCT,FPGA的专用电路,jtag,如何设计FPGA的配置电路,高速信号的处理,SSN,SI和EMI,PCB的高速电路设计,BGA器件的扇出,文档编写。通过练习,学员将完成一个完整的FPGA工程设计,包括硬件,固件和软件和文档部分。
硬件部分包括原理图设计,多层电路板设计和高速电路设计;
固件部分包括HDL建模工程以及对应的验证工程;
软件部分包括必要的上位机编码;文档部分包括产品使用说明书和产品设计报告和产品测试报告。该课程的目的:学员将能够参与或完成FPGA工程;能够提供规范的原理图,能够正确的进行pcb设计,能够编写完整的文档,为企业提供具有完整实现能力和再实现能力的现代工程师。
模块六 FPGA项目案例毕业设计
FPGA项目案例毕业设计将设计并实现一个真实和完整FPGA项目的开发流程,涉及方向为通信、数据采集、软件无线电、图像与视频处理等方面。要求学员将前面所学知识融入运用到实际项目开发中,培养学员的团队开发和协同工作能力,强化学员完成标准设计文档能力,为以后的工作打下坚实基础。通过真实产品的项目案例培训,使学员更有竞争力,跨入高薪名企!

此帖出自信息发布论坛


回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

  • 论坛活动 E手掌握

    扫码关注
    EEWORLD 官方微信

  • EE福利  唾手可得

    扫码关注
    EE福利 唾手可得

小黑屋|手机版|Archiver|电子工程世界 ( 京ICP证 060456

GMT+8, 2017-11-19 18:33 , Processed in 0.208423 second(s), 16 queries , Redis On.

快速回复 返回顶部 返回列表