登录注册
论坛
一粒金砂(初级)
1
0
7系列FPGA如何实现了功耗的大幅度降低?显然,单单提升工艺技术难以实现这么大幅度的降低,下面跟大家分享7系列FPGA低功耗的几个小秘密,总结起来,赛灵思采用8大技术降低功耗。1、采用赛灵思和台积电共同开发的高性能低功耗金属栅极工艺HLPMG工艺
2、存储器配置电压从2.5V下降到1.8V; 3、晶体管优化降低动态功耗
4、采用优化的硬模块
5、降低I/O功耗 6、内核电压降低到1V以下,可用0.9V供电7、软件配置中采用智能时钟门控技术,可以降低20%的功耗;8、采用第5代可重配置技术,实现FPGA的动态配置降低功耗 基于这些技术,可以将28nm FPGA的功耗降低50%!
以下是IIC上XILINX展位相关情况 DSC02626.JPG (128.72 KB, 下载次数: 0) 下载附件 保存到相册 2011-3-9 15:06 上传 DSC02627.JPG (139.71 KB, 下载次数: 0) 下载附件 保存到相册 2011-3-9 15:06 上传 DSC02625.JPG (124.57 KB, 下载次数: 1) 下载附件 保存到相册 2011-3-9 15:06 上传 "
DSC02626.JPG (128.72 KB, 下载次数: 0)
下载附件 保存到相册
2011-3-9 15:06 上传
DSC02627.JPG (139.71 KB, 下载次数: 0)
DSC02625.JPG (124.57 KB, 下载次数: 1)
扫一扫,分享给好友
纯净的硅(中级)
3836
19
五彩晶圆(高级)
6892
内核越低, 对电源稳定性要求越高! 我个人认为低功郝可以考虑到消费产品,对于工业产品个人认为可靠性还是第一,功耗还是第二来考虑的.
发表回复 回帖后跳转到最后一页
EEWorld Datasheet 技术支持
查看 »