1978|4

1477

帖子

0

TA的资源

五彩晶圆(初级)

楼主
 

严重影响AD大面积铺铜速度的设置项 [复制链接]

实际体验发现,AD铺铜选项的Arc Approx和Remove Necks Less Than两个选项的设置值会严重影响铺铜速度, 特别是Remove Necks Less Than 选项,将5mil 改为20mil,原来PCB的top层GND覆铜只需要3秒, 重新覆铜的时间变成了2分42秒    

 

 

最新回复

应该是算力大了,要把覆铜的边角残留的死铜毛刺去掉,估计CPU得好好算算,烧脑   详情 回复 发表于 2023-9-20 07:23
点赞 关注
个人签名

执古之道,以御今之有,能知古始,是谓道纪

 
 

回复
举报

4854

帖子

3

TA的资源

版主

沙发
 

如果将Remove Necks Less Than选项的设置值调小比如改回5或更小的值是不是可以减少需要处理的短连线段的数量,从而加快铺铜的速度。

 
 
 

回复

2万

帖子

341

TA的资源

版主

板凳
 

应该是算力大了,要把覆铜的边角残留的死铜毛刺去掉,估计CPU得好好算算,烧脑

点评

我是习惯沿着走线的轮廓去放一个cutout, 让覆铜更加规则的避让,就不会产生支离破碎的铜皮了  详情 回复 发表于 2023-9-24 16:14
对,就是去掉那种狭长悬空的铜皮  详情 回复 发表于 2023-9-20 09:09
 
 
 

回复

1477

帖子

0

TA的资源

五彩晶圆(初级)

4
 
qwqwqw2088 发表于 2023-9-20 07:23 应该是算力大了,要把覆铜的边角残留的死铜毛刺去掉,估计CPU得好好算算,烧脑

对,就是去掉那种狭长悬空的铜皮

个人签名

执古之道,以御今之有,能知古始,是谓道纪

 
 
 

回复

1477

帖子

0

TA的资源

五彩晶圆(初级)

5
 
qwqwqw2088 发表于 2023-9-20 07:23 应该是算力大了,要把覆铜的边角残留的死铜毛刺去掉,估计CPU得好好算算,烧脑

我是习惯沿着走线的轮廓去放一个cutout, 让覆铜更加规则的避让,就不会产生支离破碎的铜皮了

个人签名

执古之道,以御今之有,能知古始,是谓道纪

 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表