【新思科技IP资源】ASIP Designer 的引擎盖下 - 工具自动化可实现特定于应用的处...
[复制链接]
简介
向更智能互联系统的持续演变触发了对异构片上系统 (SoC) 架构的需求。微处理器内核辅以可执行高工作负载且功耗低的专用指令集处理器 (ASIP)。与传统的硬连线加速器不同,ASIP 仍然是软件可编程的,这为后期的功能更改提供了灵活性。在 ASIP 架构冻结之前,可以开始嵌入式软件开发。
高效的 ASIP 架构采用针对应用域的定制方式,利用指令级和数据并行性、指令流水线以及专业化的功能单元和存储元素。半导体和系统公司通常设计自己的差异化 ASIP,以满足各自的特定要求。这可以通过工具自动化来实现。
对于设计并编程 ASIP 而言,Synopsys 的 ASIP Designer 是最先进的软件工具套件。在本文中,我们探讨 ASIP Designer 的底层,并深入剖析了先进建模和工具自动化技术如何为架构探索、并行硬件和软件开发以及最佳功耗、性能和区域 (PPA) 优化提供独特的方法。
使用可重定向工具对 ASIP 架构进行建模和优化
ASIP Designer 自动支持用户以 nML 语言建模的任何处理器架构。nML 捕获指令集架构 (ISA) 和处理器的微架构。nML 可被视为硬件描述语言,通过专用结构进行增强,以简要描述处理器特征。该语言简化了处理器架构的建模,使快速迭代能够根据应用域调整架构。
阅读更多内容>>
|