8568|3

1

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

LTC2323-12芯片无法工作 [复制链接]

芯片采用LVDS标准输出数据,适用内部基准电压。芯片供电正常,测得:

1.REFOUT1 (Pin 12)和REFOUT2 (Pin 26)引脚电压4.096V;

2.VBYP1 (Pin 13)和VBYP2 (Pin 24)引脚电压1.6V

3.VDD供电5V,OVDD供电2.5V;

4.CMOS/LVDS (Pin 25)直连OVDD;

5.REFINT (Pin 28)直连VDD;

6.CNV (Pin 9)和SCK+, SCK– (Pins 21, 22)的时序只有CNV 下降沿的下降时间超过1ns不符合要求,实际下降时间大概有3ns。

目前芯片无法正常工作:CLKOUT+, CLKOUT– (Pins 17, 18)、SDO1+, SDO1– (Pins 15, 16)、SDO2+, SDO2(Pins 19, 20)没有输出

个人怀疑由于CNV 下降沿的下降时间超过1ns从而使芯片无法正常工作,不知是不是这样,请使用过这款AD芯片的大佬解惑。拜谢!







 

最新回复

如果CMOS/LVDS电路不是固定的,试试使用CMOS模式有没有输出,还有你测量输出使用的什么方法?直接使用示波器还是通过FPGA内部的逻辑分析仪?  详情 回复 发表于 2021-4-9 06:46
点赞 关注
 
 

回复
举报

6807

帖子

0

TA的资源

五彩晶圆(高级)

沙发
 

供电正常不一定就能正常工作

CNV 下降沿的下降时间超过1ns

怀疑的理由是什么

 
 
 

回复

9792

帖子

24

TA的资源

版主

板凳
 

CNV下降时间沿应该不会影响数据输出,正常时钟可以更低,不超过5MHz即可。 参考电压有输出说明模拟部分工作正常,你重点检查一下数字部分的电路,比如OVDD是不是焊接良好,测量CNV和SCK信号输入是不是正常,注意CNV是CMOS电平,SCK是LVDS电平,然后对比SCK和CLKOUT的信号可以判断出芯片数字部分是否正常工作。

 
 
 

回复

9792

帖子

24

TA的资源

版主

4
 

如果CMOS/LVDS电路不是固定的,试试使用CMOS模式有没有输出,还有你测量输出使用的什么方法?直接使用示波器还是通过FPGA内部的逻辑分析仪?

 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表