社区导航

 

搜索
查看: 233|回复: 4

[求助] 高速DAC

[复制链接]

28

TA的帖子

0

TA的资源

一粒金砂(中级)

Rank: 2

发表于 2019-11-26 15:44 | 显示全部楼层 |阅读模式
1芯币

高速DAC输出速率为10Gsps,数据线有8对差分线,画PCB时,差分对做等长,为什么不要求对与对做等长线???



回复

使用道具 举报

1171

TA的帖子

1

TA的资源

一粒金砂(高级)

Rank: 3Rank: 3

发表于 2019-11-26 15:49 | 显示全部楼层

要的吧,为什么不要呢



回复

使用道具 举报

2万

TA的帖子

328

TA的资源

版主

Rank: 6Rank: 6

发表于 2019-11-26 15:53 | 显示全部楼层

谁不要求,问他为什么



回复

使用道具 举报

1万

TA的帖子

143

TA的资源

版主

Rank: 6Rank: 6

技术导师勋章

发表于 2019-11-26 16:48 | 显示全部楼层

一般来说,如果这些数据线对之间是相互独立的,即输出至不同的目标器件(单片具有多个独立功能子系统的,各子系统看作是相互独立的目标),显然线对间的等长并无意义。如果是非独立的,是某一完整数据传输链路的组成部分,显然要求等长。楼主问题涉及的是DAC,但并未提供具体信息,所以还不好说。

上传了一些书籍资料,也许有你想要的:http://download.eeworld.com.cn/user/chunyang


回复

使用道具 举报

28

TA的帖子

0

TA的资源

一粒金砂(中级)

Rank: 2

 楼主| 发表于 2019-11-27 16:39 | 显示全部楼层
chunyang 发表于 2019-11-26 16:48 一般来说,如果这些数据线对之间是相互独立的,即输出至不同的目标器件(单片具有多个独立功能子系统的,各 ...

是FPGA端输出到DAC芯片的数据线;GTX串行数据线协议是单个lane单独传输数据,和普通LVDS差分不一样,普通的LVDS数据是多组线传输一个采样点数据,所以和随路时钟要严格等长,GTX的工作原理,单个lane传输和多个lane传输均是串行把数据收过来再组帧,所以gtx这种高速接口是不用做等长的,而且一般的超高速线不宜绕线。



回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

关闭

站长推荐上一条 /8 下一条

  • 论坛活动 E手掌握

    扫码关注
    EEWORLD 官方微信

  • EE福利  唾手可得

    扫码关注
    EE福利 唾手可得

Archiver|手机版|小黑屋|电子工程世界 ( 京ICP证 060456 )

GMT+8, 2019-12-8 14:10 , Processed in 0.164734 second(s), 14 queries , Gzip On, MemCache On.

快速回复 返回顶部 返回列表