雷达和无线 5G 测试仪的多通道射频收发器时钟
[复制链接]
相控阵雷达、无线通信测试仪和电子战等高速终端设备的模拟前端需要同步的多收发器信号链。每个收发器信号链都包括高速模数转换器 (ADC)、数模转换器 (DAC) 和时钟子系统。时钟子系统提供低噪声采样时钟,具备精细的延迟调节功能,可实现最低的通道间偏差和最佳的系统性能,如信噪比 (SNR)、无杂散动态范围 (SFDR)、IMD3 和有效位数 (ENOB) 等。此参考设计通过 AFE7444 EVM 展示了多通道 JESD204B 时钟生成和系统性能。通过高达 2.6GHz 射频的 6GSPS/3GSPS DAC/ADC 时钟实现的优于 10ps 的通道间偏差以及 SNR 和 SFDR 等系统性能与 AFE7444 数据表规格相当。
适用于 8T8R 射频采样模拟前端的 JESD204B 兼容型时钟解决方案
多个射频 AFE 收发器间的数字功能同步
14 位射频采样 AFE 的低相位噪声时钟生成
以大约为 500fs 的步长进行精细的相位延迟调节,从而在多个器件之间实现相位同步
支持高速数据转换器和采集卡(AFE7444EVM、TSW14J56EVM、TSW14J57EVM)
设计文件
适用于 DSO、雷达和 5G 无线测试仪的多通道 JESD204B 15GHz 时钟参考设计
适用于雷达和 5G 无线测试仪的高通道数 JESD204B 时钟生成参考设计
适用于雷达和 5G 无线测试仪的高通道数 JESD204B 菊链时钟参考设计
适用于雷达和电子战应用的多通道射频收发器参考设计
TSW14J56EVM 评估模块
具有 14 位 9GSPS DAC 和 3GSPS ADC 的 AFE7444 四通道射频采样 AFE 评估模块
数据采集/信号发生器:具有 16 个 JESD204B 通道 (1.6-15Gbps) 的数据转换器 EVM
设计指南
原理图
设计文件
|